本文目录一览

1,89c52最高时钟频率时多少

好像是24M……

89c52最高时钟频率时多少

2,ADC0809的时钟信号对转换有什么影响还有就是DA转换时一定要接单片机C

为你解答:1 ADC0809的时钟信号对转换的影响: 时钟信号的频率越高,ADC0809转换的速度就越快。但不要超出ADC0809芯片的时钟信号频率的上限,否则将无法完成转换。2 A/D、DA转换时,如果使用的是并口形式的转换器(如 ADC0809),由于并口芯片的引脚较多,一般与单片机接口时,都以总线方式连接,8位数据输出线接51单片机的数据总线,即P0端口。 如果采用的是串口 A/D、DA转换器,一般为I2C总线,就一条数据线和一条时钟线,就不用接P0口。使用2条p1口线连接就可以了。

ADC0809的时钟信号对转换有什么影响还有就是DA转换时一定要接单片机C

3,amd主板时钟问题

集成到桥里了 你可以看到桥 旁边有一个25m的晶震
有的AMD的还有单独的时钟芯片的,有的没有。单桥的话都是集成在桥里了。两个桥的话在南桥里
一般而言,在南桥。没南桥肯定就在北桥啦
NF的桥 时钟不是集成在北桥吗
怎么没人回答我的问题啊 我问的没水平吗?

amd主板时钟问题

4,DDS芯片AD9830主要有哪些应用电路

AD9830的原理及在中波激励器中的应用#陈治鹏董天临(华中科技大学电信系430074)摘要VCSMHir2IMMK从DDS原理分析着手,着重介绍了 AD9830R的特点、用途以及与其它频率合成器的比较。最后给出了 AD9830在中波激励中的应用实例及使用中的注意事项。实验诬明,AD9830在中波领域可得到广泛应用。X*?*><■? JMMT |KM?私关键词中波激励器控制直接数字频率合成(DDS) 1概述中波激励器是发射端的重要组成部分, 它主要为发射机提供射频信号源,完成信息 的处理。其具体实现方法是先形成发射部分 所需的各种调制信号,再将信号频率从音频 搬移到所需的发射频率,并初步提髙功率以 驱动开关功率放大器。激励器关键部分包括 频率合成、微机控制以及信号通道等部分。 AD9830是ADI公司生产的直接数字频率合 成器件。它具有换频速度快、频率分辨率高 (频率步进间隔小)、相位噪声低、体积小、重 量轻等特点,虽然它的输出频率范围不是很 宽,对于中波300KHZ?3MHz频段,用 AD9830作为激励或接收部分的频率合成单 元是非常合适的。2直接数字频率合成原理分析直接数字频合器包括系统时钟源、相位 增量计算器、相位累加器、波形查找器、数模 转换器(DAC)和低通滤波器等部分组成,其 内部过程如图1所示。 图1 DDS内部过程示意图 在实际应用中,它的计算公式为 f。=K*fc/2N=A少 *fc/2N,其中: fo——为输出频率 N——为相位累加器位数 K——为不变量或相位增量值(AO) fc 为系统时钟从上式可看出,DDS实际是经过两次变 陈治鹏等:AD9830的原理及在中波激励器中的应用 换: 位序列。这个过程一般由一个以f£作时钟的(1) 从不变量K以时钟ft产生量化的相 N位相位累加器来实现,如图2所示。 相位量化序列N c 图2相位累加过程图 (2)从离散量化的相位序列产生对应的 正弦信号的离散幅度序列。这个过程可由 EPROM波形存储表的寻找来实现,如图3 所示。r-rr;一~正弦幅度量化序列 相位ft化序列地址数据 S (n> ^1 EPROM ^图3相位转变为椹度过程图 其中,不变量K就是相位增童,又称频 率控制字,在CPU控制下,把量化的数字波 形经D/A变换,最后通过低通滤波或带通滤 波器平滑就可得到频率为f。=K^fc/2N = △<D ^ fc/2N的正弦信号。当K = 1时,DDS输 出最低频率,为fc/2N,也就是频率分辨率。所 以,只要N足够大,fe尽量小,DDS就可以得 到很少的频率间隔,AD9830的N为32。由 此可见,要得到不同输出频率,只要在CPU 的控制下改变K即可。3各种频合器的比较分析目前,按频合器的形式可分为:直接式、 集成锁相环式和直接数字式(DDS)三种。直 接式是将一个高稳定度和高准确度的标准频 率经过加、减、乘、除四则运算,产生同样稳定 度和精确度的多个频率。它的优点是换频速 度快,分辨率可做到很高,可做到微秒级的换 频速度,而且相位噪声特性好,但组合干扰信 号多,不容易抑制。另外,它还有一个致命弱 点是:成本髙、电路结构复杂、体积大。锁相式 频合器具有体积小、电路简洁、杂波抑制高的 特点,还具有窄带跟踪滤波能力,因而频谱可 做得很好,但由于环路附加噪声的影响,在环 路带宽内相位噪声特性很差,在环路带宽外 则取决于VCO的相噪特性。如果要改善相 位噪声,就必须压窄环路带宽,因而它的换频 速度不可能做得很快。近几年,随着超大规模 集成电路、髙速数字信号处理和高精度高速 数模转换器(DAC)技术的发展,直接数字频 率合成技术已愈加成熟,已广泛得到应用。 DDS是通过在更高频率上累加相位来产生 所需的正弦或余弦信号。它与系统时钟(标 频)具有同样的频率稳定度和精确度。因而, 它具有换频速度快,频率分辨率高,体积小和 重量轻等优点。其不足之处在于:(1) 输出频率范围窄。(2) 工作频段低时,虚假分量大,且频率 越髙,杂散分量越大。但对于中波来说,频段 在300KH?3MHz,频带为2. 7MHz,不宽, 频率也不髙。所以,采用DDS技术完全可行。 至于如何提髙它的频谱纯度,可从如下几个 方面做文章:①改善时钟源的相位噪声(由标频决定);②提髙相位值的位数(由选用的DDS器 件决定);③提髙DAC的线性度和减少其杂散分量;④低通滤波器(LPF)的设计、电路板的 布排上应避免耦合和分布参数。 4 DDS部分具体设计图AD9830最高时钟为50MHZ,根据奈奎 斯特定律,理论上,AD9830的最高输出频率为50X50% = 25(MHz)。但实际上的最高输 出频率为50X40% = 20(MHz),正好适用于 中波频段。用AD9830作为频合器的典型电 路原理图见图4。 图4频合器的典型电路原理图每位FREO<?.1>^PHASERI.<KL2.3>-(?数棋S FREG<0>?fou织* 2,2FREO<J>-foi??|/re*252 PHASERKO<V0>-l)l:LTA HASE<0,1 ?2,3>选择数据淞 设实丨.SELECT SETPSKUU^EU6 MCLK CYCLES 的等待DAC输出 图5 AD9830内部程序流程图 滤波器采用7阶切比雪夫楠圆型低通滤 波器,晶振采用标准的5M高精确度、髙稳定 度、低相噪的温补晶振,达10—数量级。电路 说明:5M的标频经过4倍频得到20M标准 信号,作为DDS系统的时钟源,AD9830在 中央CPU的控制下产生一个个的离散相位 荇巩、鬼败热资为别杂故"h焦故纸鸩後荇巩。 这些离散幅度序列经芯片内部DAC变换出 模拟信号,最后经过一个5M的低通滤波器 平滑处理,得到频段为300KHz?3MHz、间 隔为100Hz的频点信号。AD9830将DAC集成在芯片内部,这样 省去了外接数模转换器。可降低相位噪声,提 高频谱纯度。AD9830相位累加器为32位, 正弦波形查找相位截取为16位,数字化波形 截取为12位,DAC数据为10位。所以,可计 算出频率分辨率Af = 20MHz/232免 0.0046566,相位噪声下降为20X/g5/2 = 7. 96dB,再经DDS处理,产生300K?3MHz (称为fg)的信号,相位噪声改善为20X/g (fs/fg) = 36. 48dB?16. 48dB(£s 为 20M), 综合两者,可算出输出信号的相位噪声比标 频改善了 8. 52?28. 52dB。该DDS内部程序 流程如图5所示。 - 激励器的主要技术性能如下:频率范围:300KH2?3MHz 频率间隔:100Hz 频率准确度:5X10~8/频率稳定度:1X10_8/日输出幅度:在50D负载上输出有效值工作种类:一路下边带汉字或数据报 边带响应:500?900Hz内 波动<0. 5dB 300?3000Hz 内 波动<1. 5dB 载波抑制:>55dB 三阶互调失真:< — 45dB 无用边带抑制:>60dB 谐波分量:二次谐波波动<_50dB三次以上谐波波动< —55dB 杂散抑制:>60dB根据以上性能和功能要求,我们设计的 激励器可细划为如下几个部分:标频源、直接 式数字频率合成器、控制系统、信号通道、信 源处理以及供电系统等。具体系统原理如图 6所示: 图6中,键盘的操作、频点的选择以及工 作频率方式的显示等都由CPU统一管理, 键盘采用轻触薄膜开关键盘,用柔性线路板 将引线引到键盘和显示控制器上,显示采用 数码或液晶显示。由于80C52片内有4K的 内部存储器,故全部的控制及显示程序可集 中放到CPU的内部,也可外接EPROM。如 程序放在CPU的内部,操作更简洁、运行更 安全、速度更快。缺点是硬件维修和软件更改 不方便。在软件设计中,我们尽量避免死机和 错误跳转,在DDS算法设计上,力求提高换 频时间和计算精度。其主程序和中断子程序 控制流程如图7所示。 图7 (a)主程序流程图 (b)中断子程序流程图6结论综上所述,AD9830作为中波激励或接 收的频合单元非常合适,即使在其它频段(如 短波、甚低频、长波等),它也可以得到广泛应 用。AD9830的原理与应用.pdf大小:239.3K 已经过百度安全检测,放心下载点击下载

5,那个时钟芯片好

那个时钟芯片好你列举的这些时钟芯片里,肯定是美信的DS1302最好,其他的都是仿制DS1302。希望对你有帮助
DS1302设计版本较老了,有时候会出现停震的现象。看您对时钟精度及成本的要求了。像现在8563也很不错,价格也相对较低。
1302
在你列举的这些时钟芯片里,肯定是美信的ds1302最好,其他的都是仿制ds1302。

6,4位红外线数字遥控开关怎么接线

概述:随着数字技术的飞速发展,高精度大动态范围数字/模拟(D,A)转换器的出现和广泛应用,用数字控制方法从一个标准参考频率源产生多个频率信号的技术,即直接数字合成(DDS)异军突起。其主要优点有:(1)频率转换快:DDS频率转换时间短,一般在纳秒级;(2)分辨率高:大多数DDS可提供的频率分辨率在1 Hz数量级,许多可达0.001 Hz;(3)频率合成范围宽;(4)相位噪声低,信号纯度高;(5)可控制相位:DDS可方便地控制输出信号的相位,在频率变换时也能保持相位联系;(6)生成的正弦/余弦信号正交特性好等。因此,利用DDS技术特别容易产生频率快速转换、分辨率高、相位可控的信号,这在电子测量、雷达系统、调频通信、电子对抗等领域具有十分广泛的应用前景。1. 低频信号发生器的组成 它主要包括主振器、电压放大器、输出衰减器、功率放大器、阻抗变换器和指示电压表等。(1)主振器RC文氏桥式振荡器具有输出波形失真小、振幅稳定、频率调节方便和频率可调范围宽等特点,故被普遍应用于低频信号发生器主振器中。主振器产生与低频信号发生器频率一致的低频正弦信号。文氏桥式振荡器每个波段的频率覆盖系数(即最高频率与最低频率之比)为10,因此,要覆盖1Hz~1MHz的频率范围,至少需要五个波段。为了在不分波段的情况下得到很宽的频率覆盖范围,有时采用差频式低频振荡器,。假设f2=3.4MHz,f1可调范围为3.3997MHz~5.1MHz,则振荡器输出差频信号频率范围为300Hz (3.4MHz-3.3997MHz)~1.7MHz(5.1 MHz-3.4 MHz)。差频式振荡器的缺点是对两个振荡器的频率稳定性要求很高,两个振荡器应远离整流管、功率管等发热元件,彼此分开,并良好屏蔽。(2)电压放大器电压放大器兼有缓冲与电压放大的作用。缓冲是为了使后级电路不影响主振器的工作,一般采用射极跟随器或运放组成的电压跟随器。放大是为了使信号发生器的输出电压达到预定技术指标。为了使主振输出调节电位器的阻值变化不影响电压放大倍数,要求电压放大器的输入阻抗较高。为了在调节输出衰减器时,不影响电压放大器,要求电压放大器的输出阻抗低,有一定的带负载能力。为了适应信号发生器宽频带等的要求,电压放大器应具有宽的频带、小的谐波失真和稳定的工作性能。(3)输出衰减器输出衰减器用于改变信号发生器的输出电压或功率,分为连续调节和步进调节。连续调节由电位器实现,步进调节由步进衰减器实现。电位器RP为连续调节器(细调),电阻R1~R8与开关S构成步进衰减器,开关S为步进调节器(粗调)。调节RP或变换开关S的挡(4) 功率放大器及阻抗变换器功率放大器用来对衰减器输出的电压信号进行功率放大,使信号发生器达到额定功率输出。为了能实现与不同负载匹配,功率放大器之后与阻抗变换器相接,这样可以得到失真小的波形和最大的功率输出。阻抗变换器只有在要求功率输出时才使用,电压输出时只需衰减器。阻抗变换器即匹配输出变压器,输出频率为5Hz~5kHz时使用低频匹配变压器,以减少低频损耗,输出频率为5kHz~1MHz时使用高频匹配变压器。输出阻抗利用波段开关改变输出变压器次级圈数来改变。2. 工作原理及结构函数信号发生器产生信号的方法有三种:一种是由施密特电路产生方波,然后经变换得到三角波和正弦波形;第二种是先产生正弦波再得到方波和三角波;第三种是先产生三角波再变换为方波和正弦波。在此主要介绍第一种方法,即脉冲式函数信号发生器3. 低频信号发生器的主要工作特性目前,低频信号发生器的主要工作特性如下:①频率范围 一般为20Hz~1MHz,且连续可调。②频率准确度 ±(1~3)%。③频率稳定度 一般为(0.1~0.4)%/小时。④输出电压 0~10V连续可调。⑤输出功率 0.5~5W连续可调。⑥非线性失真范围 (0.1~1)%。⑦输出阻抗 50Ω、75Ω、150Ω、600Ω、5kΩ等几种。⑧输出形式 平衡输出与不平衡输出。4. 低频信号发生器的使用低频信号发生器型号很多,但它们的使用方法基本类似(1)了解面板结构使用仪器之前,应结合面板文字符号及技术说明书对各开关旋钮的功能及使用方法进行耐心细致的分析了解,切忌盲目猜测。信号发生器面板上有关部分通常按其功能分区布置,一般包括:波形选择开关、输出频率调谐部分(包括波段、粗调、微调等)、幅度调节旋钮(包括粗调、细调)、阻抗变换开关、指示电压表及其量程选择、电源开关及电源指示、输出接线柱等。5. AD9850 芯片介绍 AD9850是AD公司生产的最高时钟为125 MHz、采用先进的CMOS技术的直接频率合成器,主要由可编程DDS系统、高性能模数变换器(DAC)和高速比较器3部分构成,能实现全数字编程控制的频率合成,并具有时钟产生功能。AD9850的DDS系统包括相位累加器和正弦查找表,其中相位累加器由一个加法器和一个32位相位寄存器组成,相位寄存器的输出与外部相位控制字(5位)相加后作为正弦查找表的地址。正弦查找表实际上是一个相位/幅度转换表,它包含一个正弦波周期的数字幅度信息,每一个地址对应正弦波中0。一360。范围的一个相位点。查找表把输入地址的相位信息映射成正弦波幅度信号,然后驱动10bit的DA变换器,输出2个互补的电流,其幅度可通过外接电阻进行调节。AD9850还包括—个高速比较器,将DA变换器的输出经外部低通滤波器后接到此比较器上即可产生一个抖动很小的方波,这使得AD9850可以方便地用作时钟发生器。AD9850包含40位频率/相位控制字,可通过并行或串行方式送人器件:并行方式指连续输入5次,每次同时输入8位(1个字节);串行方式则是在—个管脚完成40位串行数据流的输入。这40位控制字中有32位用于频率控制,5位用于相位控制,1位用于掉电(powerdown)控制,2位用于选择工作方式。在并行输入方式下,通过8位总线D0一D7将外部控制字输入到寄存器,在W—CLK(字输入时钟)的上升沿装入第一个字节,并把指针指向下一个输入寄存器,连续5个W—CLK的上升沿读入5个字节数据到输入寄存器后,W—CLK的边沿就不再起作用。然后在rQ—UD(频率更新时钟)上升沿到来时将这40位数据从输入寄存器装入到频率/相位寄存器,这时DDS输出频率和相位更新一次,同时把地址指针复位到第一个输入寄存器以等待下一次的频率/相位控制字输入。6 硬件设计要产生两路相位正交、频率可由外部控制的正弦信号,必须通过单片机编程来完成外部输入的频率数据(3个字节)与DDS38芯片(AD9850)内部频率相位控制字(5个字节)间的转换。单片机8051与AD9850芯片的接口既可采用并行方式,也可采用串行方式,本设计采用的是8位并行接口方式。由于需要产生VQ两路正弦信号,因此使用了2片AD9850芯片,这两路的频率相同,相位差90。。单片机8051的P1口(P1.0一P1.7脚)用作外部控制字输入,通过中断1和中断0读入外部频率数据,连续读3次,对应频率值的二进制数;单片机的P0口(P0.0一P0.7脚)用作频率/相位控制字输出,通过8位缓冲器74LS244作数据缓冲后加到2片AD9850芯片的8位控制字输入端(DO—D7脚),同时产生相应的DDS时序控制信号(一路复位reset1、二路复位reset2、一路字输入时钟W1、二路字输入时钟W2、一路频率更新时钟FU1、二路频率更新时钟FU2)加到AD9850芯片的对应管脚。AD9850的外部参考时钟信号(dk4Om)频率为40 MHz,由晶体振荡器产生。单片机8051的复位信号(reset)、中断0和中断1控制信号(intO、int1)由外部控制系统给出,从而实现两路相位正交、频率可控的正弦信号。该DDS信号源的硬件接口电路 DDS信号源硬件接口电路7. 软件控制此程序的功能就是要将外部输入的频率数据按照一定协议和算法变换成DDS芯片(AD9850)所能接受的格式,并送出相应的频率相位控制信号,从而使AD9850能产生两路相位正交、频率可控的正弦信号。下面给出程序设计输入、输出、变换算法。(1) 输入数据同步:上升沿时读人1个字节的频率数据,作为intl中断输入;数据写入:上升沿时频率更新1次,作为intO中断输入;8位数据:输入的频率字节。分3次输入。 (2)输出单片机控制程序将产生下述输出信号加到DDS芯片(AD9850)的对应脚:reset1:一路DDS复位(一路AD9850第22脚);reset7.:二路DDS复位(-路AD9850第22脚);w1:一路数据同步(一路AD9850第7脚);w2:二路数据同步(二路AD9850第7脚);ful:一路数据写入(一路AD9850第8脚);fu2:二路数据写入(二路AD9850第8脚);P0口(P0.0一P0.7):8位频率/相位数据输出(AD9850的DO—D7脚)。(3)算法:程序中单片机输入频率数据F(3个字节)与输出频率数据△P(4个字节)间的变换算法(4)程序流程:整个程序由主程序、中断0子程序、中断1子程序三部分构成。

7,我用STC89C52单片机给ADC0809编写一个的时钟信号脉冲程序请

和你的晶振频率有关的啊,如果是12M的话,定时器诶加倍,那就是200us翻转一次,周期400us,不然就不一定了。0809的转换的时钟频率典型值好像是600K吧,560k-600k之间。具体不记得了。
同样的问题,想问楼主是否有解决方案?在线急等。。感谢。。
你用的是定时器1,模式1(16位定时/计数),如果单片机用的是12MHz或11.0592MHz的晶振,则机器周期为1us,那么每隔200us,CLK翻转1次,CLK周期为400us
你的芯片的晶振呢?6M还是11.95M?
“每隔(65536-200)us,CLK翻转1次” 不是吧!应该是每隔200us翻转一次,楼上的不要搞反了。就如楼上的算法:CLK周期=2*200=400us
你好!和你的晶振频率有关的啊,如果是12M的话,定时器诶加倍,那就是200us翻转一次,周期400us,不然就不一定了。0809的转换的时钟频率典型值好像是600K吧,560k-600k之间。具体不记得了。希望对你有所帮助,望采纳。

文章TAG:ad9280芯片最佳时钟是多少芯片  最佳  时钟  
下一篇