本文目录一览

1,多少电压以上定义为高电平多少电压以上定义为低电平

在PLC中 DC24应为标准的高电平输入 我想在平时可在这个范围20-28V都可算高地平 标准低电平应该是0V

多少电压以上定义为高电平多少电压以上定义为低电平

2,大学数字电路Vcc经过100的电阻后输入的是高电平还是低电平

你应该这样问,数字电路输入端经100欧姆电阻接Vcc算高电平吗?答案是:高电平。通过100k欧姆电阻接Vcc都应该是高电平。

大学数字电路Vcc经过100的电阻后输入的是高电平还是低电平

3,上拉电阻为什么能拉高到高电平

有电流流通时电阻两端就出现电压差,即流入一端电压比另一端高,就等如将电压拉低。没有电流流通时,两端电压一样,如果一端是高电平,就等如将另一端的电压暂置在高电平。

上拉电阻为什么能拉高到高电平

4,vcc接5k电阻是什么电平

vcc接5k电阻是高电平,大于开门电阻2kΩ,指的是与低电平相对的高电压,是电工程上的一种说法。在逻辑电平中,保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于输入高电压(Vih)时,则认为输入电平为高电平。在数字逻辑电路中,低电平表示0,高电平表示1。一般规定低电平为0~0.25V,高电平为3.5~5V。也有其他的可能,如在移动设备中电池的电压会随使用时间的的推移而降低,如果规定高电平最低为3.5V的话可能设备的使用时间会大大降低,此时规定的高电平电压会低一点,最低会有1.7V左右。相关信息数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示。

5,fpga芯片高低电平是多少直接接33v电源管脚就是高电平吗不用加

这个要看手册的,有的是固定5v,3.3v,1.8v等,也有是根据io电源管脚上用多少电压就是高电平多少电压。如果是3.3v系统,一般为了获得高电平,最好的设计方法是:fpga管脚通过一个10k电阻接到3.3v电源,这样比较合理。
你好!一般的是LVTTL电平;3.3就是高了。最好加电阻,限流,避免损坏引脚。仅代表个人观点,不喜勿喷,谢谢。

6,电路里的电平是什么 怎么判断高低电平

概念  人们在初学“电”的时候,往往把抽象的电学概念用水的具体现象进行比喻。如水流比电流、水压似电压、水阻喻电阻。解释“电平”不妨如法炮制。我们说的“水平”,词典中解释与水平面平行、或在某方面达到一定高度,引申指事物在同等条件下的比较结论。如人们常说到张某工作很有水平、李某办事水平很差。这样的话都知其含义所在。即指“张某”与“李某”相比而言。故借“水平”来比喻“电平”能使人便于理解。      使用“dB”有两个好处:其一读写、计算方便。如多级放大器的总放大倍数为各级放大倍数相乘,用分贝则可改用相加。其二能如实地反映人对声音的感觉。实践证明,声音的分贝数增加或减少一倍,人耳听觉响度也提高或降低一倍。即人耳听觉与声音功率分贝数成正比。例如蚊子叫声与大炮响声相差100万倍,但人的感觉仅有60倍的差异,而100万倍恰是60dB。[编辑本段]逻辑电平的一些概念  要了解逻辑电平的内容,首先要知道以下几个概念的含义:   1:输入高电平(Vih): 保证逻辑门的输入为高电平时所允许的最小输入高电平,当输入电平高于Vih时,则认为输入电平为高电平。   2:输入低电平(Vil):保证逻辑门的输入为低电平时所允许的最大输入低电平,当输入电平低于Vil时,则认为输入电平为低电平。   3:输出高电平(Voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此Voh。   4:输出低电平(Vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此Vol。   5:阀值电平(Vt): 数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于Vil、Vih之间的电压值,对于CMOS电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平> Vih,输入低电平<Vil,而如果输入电平在阈值上下,也就是Vil~Vih这个区域,电路的输出会处于不稳定状态。   对于一般的逻辑电平,以上参数的关系如下:   Voh > Vih > Vt > Vil > Vol。   6:Ioh:逻辑门输出为高电平时的负载电流(为拉电流)。   7:Iol:逻辑门输出为低电平时的负载电流(为灌电流)。   8:Iih:逻辑门输入为高电平时的电流(为灌电流)。   9:Iil:逻辑门输入为低电平时的电流(为拉电流)。   门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的TTL、CMOS、ECL门分别称为集电极开路(OC)、漏极开路(OD)、发射极开路(OE),使用时应审查是否接上拉电阻(OC、OD门)或下拉电阻(OE门),以及电阻阻值是否合适。对于集电极开路(OC)门,其上拉电阻阻值RL应满足下面条件:   (1): RL < (VCC-Voh)/(n*Ioh+m*Iih)   (2):RL > (VCC-Vol)/(Iol+m*Iil)   其中n:线与的开路门数;m:被驱动的输入端数。   :常用的逻辑电平   ·逻辑电平:有TTL、CMOS、LVTTL、ECL、PECL、GTL;RS232、RS422、LVDS等。   ·其中TTL和CMOS的逻辑电平按典型电压可分为四类:5V系列(5V TTL和5V CMOS)、3.3V系列,2.5V系列和1.8V系列。   ·5V TTL和5V CMOS逻辑电平是通用的逻辑电平。   ·3.3V及以下的逻辑电平被称为低电压逻辑电平,常用的为LVTTL电平。   ·低电压的逻辑电平还有2.5V和1.8V两种。   ·ECL/PECL和LVDS是差分输入输出。   ·RS-422/485和RS-232是串口的接口标准,RS-422/485是差分输入输出,RS-232是单端输入输出。   一点补充:RS-232C采用的是负逻辑,即逻辑“1”:-5V至-15V; 逻辑“0”:+5V至+15V。  而CMOS电平为:逻辑“1”:4.99V; 逻辑“0”:0.01V;  TTL电平的逻辑“1”和“0”则分别为2.4V和0.4V。  

7,COMS电路中输入高电平经过高电阻后是变成低电平还是仍然为高电平

如果是输入端,且没有外界干扰,就是低电平。如果是输出端,就是输出电平。 建议如果是输入端,尽量减小接地电阻,因为干扰信号能量较小,不会产生较大电流。
你说的高电阻是多少阻值?如果是1M~2M,仍然可以认为是高电平。如果是几十兆,几百兆以上,可以认为是不确定。因为如此高的阻抗,空间任何一点小小的干扰都可以改变输入端的电平,所以认为是不确定状态

8,CD4011BE 四个两输入与非门 有没有知道怎么才算是高电平怎么算

一般不这么用,既非高电平,也非低电平,如果4011还没坏的话,输出是方波。
cd4011是四2输入与非门。如输入端为a,b,输出端为y 则 y=/ab a b y 0 0 1 1 0 1 0 1 1 1 1 0

9,NPN三级管 用多大电阻 才可以用单片机控制输出高低电平 是3引脚输

光耦TLP3526(10mA) 2脚已有电源Vcc=5V,所以集电极电阻R7=(5-0.7)/0.01=430ohm,考虑到电阻选择可以选470ohm. 基极电阻选择范围很大,只要让BE饱和就可以.选β=20,最大基极电阻 R2=(Ub-Ube)/Ib=(5-0.7)/(0.01/20)=8.6K,所以建议基极电阻小于6.8K,680~6.8K都可以.还有最重要一点是P0口高电平输出能力不足,如果可能的话建议用P1口,希望已经帮到你!
基极 电阻 取 200-2k 均可以
能说下从几伏变成几伏么?
你好!你这里三极管其开关作用。基极电阻只要其限流作用,能够保护单片机和三极管就可以了。一般取1k~10k均可。集电极电阻用于为光耦限流,取330Ω~1kΩ均可。希望对你有所帮助,望采纳。

10,单片机的高电平怎么定义的多大就是高电平

那要看是TTL电平还是CMOS电平了 , 一.TTL TTL大部分都采用5V电源。1.输出高电平Uoh和输出低电平Uol Uoh≥2.4V,Uol≤0.4V2.输入高电平和输入低电平 Uih≥2.0V,Uil≤0.8V二.CMOS CMOS电路是电压控制器件,输入电阻极大,对于干扰信号十分敏感,因此不用的输入端不应开路,接到地或者电源上。CMOS电路的优点是噪声容限较宽,静态功耗很小。1.输出高电平Uoh和输出低电平Uol Uoh≈VCC,Uol≈GND2.输入高电平Uoh和输入低电平Uol Uih≥0.7VCC,Uil≤0.2VCC (VCC为电源电压,GND为地)TTL大部分都采用5V电源。1.输出高电平Uoh和输出低电平Uol Uoh≥2.4V,Uol≤0.4V2.输入高电平和输入低电平 Uih≥2.0V,Uil≤0.8V二.CMOS CMOS电路是电压控制器件,输入电阻极大,对于干扰信号十分敏感,因此不用的输入端不应开路,接到地或者电源上。CMOS电路的优点是噪声容限较宽,静态功耗很小。1.输出高电平Uoh和输出低电平Uol Uoh≈VCC,Uol≈GND2.输入高电平Uoh和输入低电平Uol Uih≥0.7VCC,Uil≤0.2VCC (VCC为电源电压,GND为地)
规定输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V。
5V为高电平,0V为低电平

文章TAG:多少电阻是高电平多少  电阻  高电平  
下一篇
展开更多