1,请问p0口接一四位共阳数码管上拉电阻应取多大的电阻47k还是

P0口接上拉电阻都是10K的,其实排阻和单个的都是一样的,只不过用排阻比较方便,但是单个电阻比较便宜

请问p0口接一四位共阳数码管上拉电阻应取多大的电阻47k还是

2,单片机中的上拉电阻一般取多大

如果只是拉高电平,一般10K,如果是为了驱动NPN三极管最好用1K左右的,如果是驱动共阴数码管,可以用510的,不宜再小了。

单片机中的上拉电阻一般取多大

3,at89c51 p1做键盘 上拉电阻多大较合适

有个5K就够了。
最好三个信息脚都加10k上接电阻,避免时间读取不正常,实际情况是在6脚一定要加上拉

at89c51 p1做键盘 上拉电阻多大较合适

4,单片机中的上拉电阻一般取多大

51单片机i/o口都是开漏输出,p1~p4都内置弱上拉电阻,(为了输出1时能拉高输出电平),p0口没内置上拉,但用作普通i/o口时必须外接弱上拉电阻,单片机键盘都不一定要用上拉电阻,因为加的话性能也稳定不了多少,加的话就加4.7k/5.1k/10k吧,不能太小,防止灌电流过大。注:按键的程序上一般会有10ms左右的消抖。

5,DSP弱上拉上拉电阻为多少

谢谢您的回答当时我sci boot接的是4.7k,可以正常工作我想问下器件2812内部的电阻值谢谢啦
谢谢您的回答当时我SCI BOOT接的是4.7K,可以正常工作我想问下器件内部的电阻值谢谢啦 查看原帖>>

6,谁能用最通俗的需要解释一下什么叫上拉电阻怎么选择其阻值

不建议太通俗,这个问题需要了解本质一点有助于你后面的应用。上拉电阻也就是拉到电源上的电阻,但不是所有IO口都采用。如果是输入口的上拉:那是因为输入口往往是高阻态,例如MOS管的栅极等,如果没有默认一个上拉电阻,其状态可能是不确定的,并且容易受到静电等损害,这时候,上拉(或者下拉)电阻的阻值10K-100k一般都可以,因为基本没有电流需求。如果是输出口的上拉,往往就是类似LM393比较器的输出口,因为它是开漏输出(这个是一定要了解的结构),基本上说这个IO口结构特定是:输出低电平可以拉低,但是输出高电平只能呈现高阻态,也就是开关管截止,这时候就需要一个上拉电阻,使得输出高电平,并且具有一定的驱动能力。这个上拉电阻取值越小,驱动能力就越大(但是不能过大)。通常上拉电阻1k-100k都有取值。以393为例,电阻值如果要取小,不应使得比较器输出低电平的时候 电流值(上拉电源电压/电阻值) 大于其Output sink current参数,因为低电平的时候,电流直接通过电源经过电阻流进IO口,这个电流值的限制就限制了上拉电阻的最小值。而上拉电阻的最大值受限于,当你要输出高电平又要带动一定负载的时候,如果上拉电阻阻值过大,那么负载能够得到的电流就会很小。计算的话如果不清楚的话再问吧,不然嫌我啰嗦啦。

7,电源功率不够上拉电阻可以取100k吗

做上拉电阻,一方面电阻不能太小(电流过大),一方面又不能太大(噪声大)。 一般选择在5.1K-10K之间,你的100K没有必要。
①、向这问题比如说普通的10k、100k/1w的电阻,和同样的10k、100k/5w(或更大),向这个例子他似之间阻值都是一样的,只不过就是后者功率大而己。

8,做8 8 8光立方时单片机的上拉电阻改选多大的

单片机上拉电阻可选范围较宽,电阻过小的话,输出高电平时驱动能力强,但是,输出低电平时,功耗大。电阻过大时,输出低电平时功耗小,输出高电平是驱动能力弱。一般来说,取2~10k较合适。建议取4k7。如果要求驱动能力较强,建议增加驱动IC。
你好!作为电平识别一般就是上拉10k左右希望对你有所帮助,望采纳。

9,串口上拉电阻多大

加上拉电阻:1、让电路保持稳定的状态,避免误触发;2、当有高频干扰信过来时,可以通过上拉对电源泄放掉;3、很多口线和信号线是开漏输出,因此要加上拉,如iic;4、为了阻抗匹配,多是信号完整性考虑.至于电容,用法太多,要看具体电路,我想在这里您说的可能是滤波作用.
你指的是PC机的串口,还是某个型号的单片机的串口端?一般情况下,作为输入信号的端口会用一个固定的恒流源作为上拉电流,而不是常说的上拉电阻。上拉的电流也基本上在100uA以下

10,求解上拉电阻的取值计算谢谢

应该是由同相输入端的电压值决定,首先依据你的要求决定同相输入端的电压值,然后依次令两个+5V的电压为0,计算同相输入端那一点的电压值,得到电压值与Rx的关系
没有兼顾的方案。LM358可以输出很低的电压,前提是输出不能有上拉。LM358的输出结构是:一个PNP跟随输出,可以吸入大电流,但是此时电压大约0.7V左右。一个50UA的对地恒流源,对地压降可以很小,但是只允许输入50UA的电流。
谢谢各位指点,轨到轨的运放应该可以,但是还要引入一个新元件,同时还要考虑成本。现在就是因为担心加了上拉后,输出低电平时,电压也会上去,才想弄清楚这个上拉电阻怎么计算选取最合适,如果通过实际测试的话,没有理论计算支撑,通过有限的电路测试,担心运放差异等因素,输出得不到保证。也考虑在输出通过三极管整形,但是电路布局空间有限,而上拉这块一开始就预留有,所以请高人指点一下,接上拉电阻针对高(4.5V以上)低(0.7V以下)电平输出都理想的情况下,这个电阻怎么计算取值的,谢谢!
还是用393比较器比较合适。这个上拉电阻,大约计算一下,然后实际测试一下就可以了。加了上拉,高电平上去了,但是低电平也会上去的,所以不是很好。或者输出加一个NPN三极管整形,比较好一些。
直接用轨对轨的运放不可以吗?
用mcp6002或SGM358,可以吧

文章TAG:上拉电阻取多少合适上拉电阻  电阻  多少  
下一篇