1,求74ls02 74ls20在抢答器的作用还有真值表

74LS02是四-二输入或非门,74LS20是二-四输入与非门。74LS02的作用应该是检测抢答信号,74LS20也可以做这个用。

求74ls02 74ls20在抢答器的作用还有真值表

2,74Ls20输出电压是多少

输出高电平最小2.4V,典型值3.4V,低电平<0.2V。
74ls系列输出低电平为0.4v(max)。

74Ls20输出电压是多少

3,74LS192作加法计数时设CPu频率为1Hz则各位脉冲中CO 为低

加法计数的输出都是2分频关系 时钟是1Hz,则第一个输出Q0为时钟的2分频,为2Hz,所以低电平为1秒 第二个输出Q1为前一个的2分频,为4Hz,低电平为2秒 依此类推: Q3为8Hz,低电平为4秒 Q4为16Hz,低电平为8秒

74LS192作加法计数时设CPu频率为1Hz则各位脉冲中CO 为低

4,74LS系列的或非门二输入端的或非门能带多少个同类门公式是不是

74LS系列逻辑器件的高电平输出电流为-0.4mA,高电平输入电流为20μA~100μA(视输入电平高低而异),因此高电平扇出系数为4~20,低电平输出电流为8mA,低电平输入电流为-0.4mA,因此低电平扇出系数为20。它最多只能驱动20个同类门电路。74LS系列器件在扇出系数方面远逊于74HCT系列,后者的高低电平输出电流为±8mA,而高低电平输入电流为±1μA,扇出系数达800。

5,74LS20与非门74LS55与或非门74LS86异或门什么情况下输出低电

74LS20是四输入与非门,只有当某个门的所有四个输入端都为高电平时这个与非门才会输出低电平。74LS55是两个四输入与门的输出相或再反相,它输出低电平的条件是ABCD这四个输入端都是高电平,或者EFGH这四个输入端都是高电平。74LS86是异或门,当某个门的两个输入不一样时这个异或门会输出高电平,当某个门的两个输入端一样(都是高电平或者都是低电平)时这个异或门会输出低电平。
请下载这些芯片的规格书,上面写的清清楚楚再看看别人怎么说的。

6,与或非门符号国际的

与门、或非门逻辑符号如下图附件为原图。请下载。以上图片及附件来自百度百科。
上图便是与门,或门和非门的符号。1. 与门:又称"与电路"、逻辑"积"、逻辑"与"电路。是执行"与"运算的基本逻辑门电路。有多个输入端,一个输出端。当所有的输入同时为高电平时,输出才为高电平,否则输出为低电平。2. 或门:又称或电路。如果几个条件中,只要有一个条件得到满足,某事件就会发生,这种关系叫做“或”逻辑关系。具有“或”逻辑关系的电路叫做或门。或门有多个输入端,一个输出端,多输入或门可由多个2输入或门构成。只要输入中有一个为高电平时,输出就为高电平。只有当所有的输入全为低电平时,输出才为低电平。3. 非门:又称反相器,是逻辑电路的重要基本单元,有输入和输出两个端,输出端的圆圈代表反相的意思。4. 集成电路:与门是基本的逻辑门,因此在TTL和CMOS集成电路中都是可以使用的。标准的74系列CMOS集成电路有74X08、74X09(OC),包含四个独立的2输入与门。74X11,包含三个独立的3输入与门。74X21,包含两个独立的4输入与门。CD4000系列集成电路有:CD4081,包含四个2输入端与门;CD4082,包含两个4输入端与门。
国际标准里面没有单独的与或非门,而是有与门和或门组成的。只有国标里面有单独的与或非门符号。前面的一个为国标符号,后面的一个为国际符号

7,用一片74LS138和一片74LS20设计实现三输入多数表决电路 1写出设

71ls138有三个附加的控制端、和。当、时,输出为高电平(s=1),译码器处于工作状态。否则,译码器被禁止,所有的输出端被封锁在高电平,如表3.3.5所示。这三个控制端也叫做“片选”输入端,利用片选的作用可以将多篇连接起来以扩展译码器的功能。带控制输入端的译码器又是一个完整的数据分配器。在图3.3.8电路中如果把作为“数据”输入端(在同一个时间),而将作为“地址”输入端,那么从送来的数据只能通过所指定的一根输出线送出去。这就不难理解为什么把叫做地址输入了。例如当=101时,门的输入端除了接至输出端的一个以外全是高电平,因此的数据以反码的形式从输出,而不会被送到其他任何一个输出端上。例2. 74ls138 3-8译码器的各输入端的连接情况及第六脚()输入信号a的波形如下图所示。试画出八个输出管脚的波形。解:由74ls138的功能表知,当(a为低电平段)译码器不工作,8个输出管脚全为高电平,当(a为高电平段)译码器处于工作状态。因所以其余7个管脚输出全为高电平,因此可知,在输入信号a的作用下,8个输出管脚的波形如下:即与a反相;其余各管脚的输出恒等于1(高电平)与a的波形无关。【例3.3.2】 试用两片3线-8线译码器74ls138组成4线-16线译码器,将输入的4位二进制代码译成16个独立的低电平信号。解:由图3.3.8可见,74ls138仅有3个地址输入端。如果想对4位二进制代码,只能利用一个附加控制端(当中的一个)作为第四个地址输入端。取第(1)片74ls138的和作为它的第四个地址输入端(在同一个时间令),取第(2)片的作为它的第四个地址输入端(在同一个时间令),取两片的、、,并将第(1)片的和接至,将第(2)片的接至,如图3.3.9所示,于是得到两片74ls138的输出分别为图3.3.9 用两片74ls138接成的4线-16线译码器式(3.3.8)表明时第(1)片74ls138工作而第(2)片74ls138禁止,将的0000~0111这8个代码译成8个低电平信号。而式(3.3.9)表明时,第(2)片74ls138工作,第(1)片74ls138禁止,将的1000~1111这8个代码译成8个低电平信号。这样就用两个3线-8线译码器扩展成一个4线-16线的译码器了。同理,也可一用两个带控制端的4线-16线译码器接成一个5线-32线译码器。

文章TAG:74LS20低电平多少低电平  多少  抢答器  
下一篇