本文目录一览

1,请问有没有33V以上才认为是高电平33V以下认为是低电平的反相

用比较器,负输入接参考电压3.3V,正输入接信号,输出可得与ttl电平兼容的信号。
你好!普通的74/40系列是不行的;您可以用低电压的运放改接。比如2822。如有疑问,请追问。

请问有没有33V以上才认为是高电平33V以下认为是低电平的反相

2,多少电压以上定义为高电平多少电压以上定义为低电平

高低电平时相对而言的,不同的系统有不同参考电平这个要具体看是什么系统,和你的设计情况常规的:5V 和3.3V TTL电平大致是2V以上是高,0.8V以下是低2.5V TTL电平大致是1.7V以上是高,0.7V以下是低5V COMS电平大致是3.5以上是高,1.5V以下是低3.3V COMS电平大致是2V以上是高,0.7V以下是低2.5V COMS电平大致是1.7V以上是高,0.7V以下是低0V ECL电平大致是-1.24以上是高电平,-1.36以下是低电平5V ECL电平大致是3.78V以上是高电平,3.64以下是低电平3.3V ECL电平大致是2.06V以上是高电平,1.94以下是低电平1.2V GTL电平大致是0.85V以上是高电平,0.75以下是低电平1.5V GTL电平大致是1.2V以上是高电平,0.8V以下是低电平RS232电平:+15V表示低电平,-15V表示高电平

多少电压以上定义为高电平多少电压以上定义为低电平

3,求助我用的是电源电压为33V的STC的单片机那么当端口为高电

高电平时3.3V, 电流在推挽驱动时20mA
stc xxlxx系列的都可以,也就是带“l”的就是3.3v
电压是不会超过3.3v的,电流就看是什么型号的单片机了,还是留意下官网的芯片手册吧。

求助我用的是电源电压为33V的STC的单片机那么当端口为高电

4,数字电路中的高电平电压是指几V到几V还有低电平

在数字电路中,般规定低电平为0~0.25V,高电平为3.5~5V。低电平表示0,高电平表示1。但是也有特殊情况,在移动设备中,电池的电压会随使用时间的的推移而降低,如果规定高电平最低为3.5V的话可能设备的使用时间会大大降低,此时规定的高电平电压会低一点,最低会有1.7V左右。高电平、低电平是相对的。涉及各电路的“门坎”,高电平和低电平有时是一小范围;有时是电源电压的一半左右为中间量,数字电路高低电平接近正负电源值;扩展资料脉冲信号与电平信号电平即”电压平台”,指的是电路中某一点电压的高低状态,在数字电路中常用高电平和低电平分别表示”1”或”0”(也可以是”0”或”1”).电平的高低是个相对概念,3V对于7V是低电平,但对于1V就是高电平.脉冲指电子电路中的电平状态突变,既可以是突然升高(脉冲的上升沿),也可以是突然降低(脉冲的下降沿).一般脉冲在电平突变后,又会在很短的时间内恢复原来的电平状态.参考资料来源:百度百科--高电平参考资料来源:百度百科--低电平参考资料来源:百度百科--电平

5,一般33V供电的数字集成电路的输出端高电平的电压是多少啊 搜

以SST39VF400A为例,最小为VDD-0.2V
采用光耦tlp5215~24 输入--》串入电阻10k--》光耦二极管正--》光耦负接地光耦三极管集电极--》串入1k电阻--》接3.3v,并集电极为信号输出光耦三极管发射极接地 ,基极悬空完成电平转换

6,高电平和低电平的范围是多少

高电平电压大于3.5伏,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿。数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电路中,数字电平从高电平(数字“1”)变为低电平(数字“0”)的那一瞬间叫作下降沿。高低是相对的。一般原理图或完整的电路中,有一个或多个参考点,相对于当前回路的参考点为基准来说。例如多为直流电源的负极;局部考虑一输入级相对电位使下级管子或集成电路的门电路正导通时的电位即是高电平,不导通叫低电平。 涉及各电路的“门坎”,高电平和低电平有时是一小范围;有时是电源电压的一半左右为中间量,数字电路高低电平接近正负电源值。电子电路中高电平是电压高的状态,一般记为1。电子电路中低电平是电压低的状态,一般记为0。高低电平的划分对于TTL来说高电平是:2.4V-5.0V。低电平是:0.0V-0.4V。对于CMOS来说高电平是:4.99-5.0v。低电平是:0.0-0.01v。对于高低电平之间的电压属于不定电压,在这个电压下会使器件工作不稳定。比如有时电脑开机后有不正常现象,但重新启动后又没问题了。就是因为数字电路有时因为器件遇到了这个不定电压而无法识别发生紊乱。

7,33V高电平

显然不稳定。但是一般也能用。尽量避免这种设计吧。通过三极管调整一下电平吧,不过稍微增加了功耗。 由于只是信号电路,我觉得不用转换芯片也可以。三极管足够了
是的!标准ttl输入高电平最小2v,输出高电平最小2.4v,典型值3.4v,输入低电平最大0.8v,输出低电平最大0.4v,典型值0.2v。

8,fpga芯片高低电平是多少直接接33v电源管脚就是高电平吗不用加

你好!一般的是LVTTL电平;3.3就是高了。最好加电阻,限流,避免损坏引脚。仅代表个人观点,不喜勿喷,谢谢。
这个要看手册的,有的是固定5v,3.3v,1.8v等,也有是根据io电源管脚上用多少电压就是高电平多少电压。如果是3.3v系统,一般为了获得高电平,最好的设计方法是:fpga管脚通过一个10k电阻接到3.3v电源,这样比较合理。

9,555电路高电平对应的是多少的电压

这取决于电源电压与负载电流.电源电压的高低对输出电压的影响是可不难理解的.负载电流的影响是由于555的输出级内部的结构决定的.以下参数是典型值,可供参考:电源=15V,负载电流=200mA时,输出电压=12.5V.电源=15V,负载电流=100mA时,输出电压=13.3V. 电源=5V,负载电流=100mA时,输出电压=3.3V. 可见,输出电流加大时,输出电平将有所下降.
vcc=15v =====> 3脚高电平输出 12.5v vcc=5v =====> 3脚高电平输出 2.75v
一般高电平都是+5V
看你电源电压是多少是5V的话就是3~5V的样子

10,cd4051如果33V供电的话其控制信号高低电平为多少啊

如果CD4051采用3.3V供电,则起控制信号高电平也应该为3.3V,低电平为0V。CD4051为八选一模拟开关,由三位地址信号来控制选择通道。CD4051芯片如下图所示。
从数据手册中可以看到,4051是的供电范围在3-15V,所以你用在3.3V是可以的。但遗憾的是,数据手册中没有你要的在3.3V供电下的输入信号的高低电平值。
从数据手册中可以看到,4051是的供电范围在3-15V,所以你用在3.3V是可以的。但遗憾的是,数据手册中没有你要的在3.3V供电下的输入信号的高低电平值。建议你用实验来确定这个值。由于芯片的个体差别,建议你使用时留有一定的裕度。
cd4051控制信号的高低电平大致为3--5V。电平信号:  电平信号是指设备输出信号和输入信号的功率比然后取对数值,通常用P表示,P=lgP2/P1。  TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑"1",0V等价于逻辑"0",这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。  TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。这是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响;另外对于并行数据传输,电缆以及连接器的费用比起串行通信方式来也要高一些。
cd4051如果3.3V供电的话,因为手册上没给在3.3V状态下的数据,只能用在电源电压为5V是的电压做参考。在电源电压为5V时,输入低电平电压VIL为1.5V,输入高电平VIH为3.5V。估计在电源电压为5V时,输入低电平电压VIL为1V,输入高电平VIH为2V,

文章TAG:33v高电平是多少33v  高电平  多少  
下一篇