1,ARM 最多能有几个串口

1~5个不等。LPC的某些系列只有一个STM的加上红外口一般有5个之多。但是某些CPU根据其设计可能多于5个。ARM只是内核,其功能接口视开发厂家而不同。
看型号,一般有多个,而且还有红外串口 ,假如串口不够 ,可以外挂载拓展串口
看你用什么内核的ARM,不过一般至少都有4个

ARM 最多能有几个串口

2,哪些指令可以实现对协处理器的访问

什么是协处理器?协处理器用于执行特定的处理任务,如:数学协处理器可以控制数字处理,以减轻处理器的负担。ARM可以支持16个协处理器,其中cp15是最重要的一个。cp15的作用?系统控制、访问cache、MMU、控制时钟cp15提供16组寄存器协处理器访问指令:mcr、mrcmcr<Rd>目的操作数<Rn>,<crm>源操作数mrc p15,0,r0,c0,c0,0

哪些指令可以实现对协处理器的访问

3,arm9 CPU 256m 2g 支持32g扩展什么意思

手机吧cpu构架师ARM9的,256不知道是啥
你什么意思没看懂!!不过支持扩展的字样只能体现在主板上!!比如支持32G扩展就是,该主板最高支持32G内存!!但不是单条内存32G !单内存最高支持多少主板上也有写的!!
你好!arm9的cpu 256m的ram 支持2g网络 支持32gsd卡扩展如果对你有帮助,望采纳。

arm9 CPU 256m 2g 支持32g扩展什么意思

4,ARM处理器都有哪些CPU核心

官方架构的cpu核心,现在大家比较熟悉的有ARMv7架构的Cortex-A5,A7,A8,A9,A12,A15,ARMv8架构的Cortex-A53,A57,A72。目前最新的手机大多采用A53之后的公版架构,A53的性能接近A15,A57的性能是A15的1.5被,A72的性能是A15的3.5倍,性能越来越强。较老的ARMv6架构的cpu称作ARM11系列,包括了ARM11MPCore处理器、ARM1176处理器、ARM1156处理器、ARM1136处理器。 1. ARM11 MPCore使用多核处理器结构,可实现从1个内核到4个内核的多核可扩展性,从而使具有单个宏的简单系统设计可以集成高达单个内核的4倍的性能。Cortex-A5处理器是ARM11MPCore的相关后续产品。 2. ARM1136处理器包含带媒体扩展的ARMv6 指令集、Thumb代码压缩技术以及可选的浮点协处理器。ARM1136是一个成熟的内核,作为一种应用处理器广泛部署在手机和消费类应用场合中。在采用 90G工艺时性能可达到600MHz以上,在面积为2平方毫米且采用65纳米工艺时可达到1GHz。 应用案例:高通MSM7225(HTC G8)、MSM7227(HTC G6、三星S5830、索尼爱立信X8等)、Tegra APX 2500、博通BCM2727(诺基亚N8)、博通BCM2763(诺基亚PureView 808)、 Telechip 8902(平板电脑)。 3. ARM1176处理器主要应用在智能手机、数字电视和电子阅读器中,在这些领域得到广泛部署,它可提供媒体和浏览器功能、安全计算环境,在低成本设计的情况下性能高达1GHz。基于ARMv5的产品称作ARM9系列处理器系列,包括ARM926EJ-S、ARM946E-S和 ARM968E-S处理器。其中前两者主要针对嵌入式实时应用。 1. ARM926EJ-S基于ARMv5TE架构,作为入门级处理器,它支持各种操作系统,如Linux、Windows CE和Symbian。ARM926EJ-S 处理器已授权于全球100多家硅片供应商,并不断在众多产品和应用中得到成功部署,应用广泛。 应用案例:TI OMAP 1710。诺基亚N73、诺基亚E65、三星SGH-i600等手机采用的都是该处理器,以及包括米尔科技的 MYS-SAM9X5 系列工控开发板。

5,arm的协处理器有几个

亿道电子表示ARM可支持多达16个协处理器,主要的作用:ARM处理器初始化,ARM与协处理器的数据处理操作,ARM的寄存器与协处理器的寄存器之间传送数据,以及ARM协处理器的寄存器和存储器之间传送数据。共有5条:-CDP协处理器数据操作指令-LDC协处理器数据加载指令-STC协处理器数据存储指令-MCRARM的寄存器到协处理器的寄存器的数据传送-MRC协处理器的寄存器到ARM的寄存器的数据传送
arm微处理器可支持多达16个协处理器,用于各种协处理操作,在程序执行的过程中,每个协处理器只执行针对自身的协处理指令,忽略arm处理器和其他协处理器的指令。arm的协处理器指令主要用于arm处理器初始化arm协处理器的数据处理操作,以及在arm处理器的寄存器和协处理器的寄存器之间传送数据,和在arm协处理器的寄存器和存储器之间传送数据。arm协处理器指令包括以下5条:—cdp协处理器数操作指令—ldc协处理器数据加载指令—stc协处理器数据存储指令—mcrarm处理器寄存器到协处理器寄存器的数据传送指令—mrc协处理器寄存器到arm处理器寄存器的数据传送指令参考:http://hi.baidu.com/gzhliu/blog/item/d6701719a574a87ddab4bdf2.html

6,ARM体系结构有几个版本v7版处理器有哪些有何特点

各ARM体系结构版本ARM体系结构从最初开发到现在有了很大的改进,并仍在完善和发展。为了清楚地表达每个ARM应用实例所使用的指令集,ARM公司定义了6种主要的ARM指令集体系结构版本,以版本号V1~V6表示ARM版本Ⅰ: V1版架构该版架构只在原型机ARM1出现过,只有26位的寻址空间,没有用于商业产品。其基本性能有:基本的数据处理指令(无乘法);基于字节、半字和字的Load/Store指令;转移指令,包括子程序调用及链接指令;供操作系统使用的软件中断指令SWI;寻址空间:64MB(226)。ARM版本Ⅱ: V2版架构该版架构对V1版进行了扩展,例如ARM2和ARM3(V2a)架构。包含了对32位乘法指令和协处理器指令的支持。版本2a是版本2的变种,ARM3芯片采用了版本2a,是第一片采用片上Cache的ARM处理器。同样为26位寻址空间,现在已经废弃不再使用。V2版架构与版本V1相比,增加了以下功能:乘法和乘加指令;支持协处理器操作指令;快速中断模式;SWP/SWPB的最基本存储器与寄存器交换指令;寻址空间:64MB。ARM版本Ⅲ : V3版架构ARM作为独立的公司,在1990年设计的第一个微处理器采用的是版本3的ARM6。它作为IP核、独立的处理器、具有片上高速缓存、MMU和写缓冲的集成CPU。变种版本有3G和3M。版本3G是不与版本2a向前兼容的版本3,版本3M引入了有符号和无符号数乘法和乘加指令,这些指令产生全部64位结果。V3版架构( 目前已废弃 )对ARM体系结构作了较大的改动:寻址空间增至32位(4GB);当前程序状态信息从原来的R15寄存器移到当前程序状态寄存器CPSR中(Current Program Status Register);增加了程序状态保存寄存器SPSR(Saved Program Status Register);增加了两种异常模式,使操作系统代码可方便地使用数据访问中止异常、指令预取中止异常和未定义指令异常。;增加了MRS/MSR指令,以访问新增的CPSR/SPSR寄存器;增加了从异常处理返回的指令功能。ARM版本Ⅳ : V4版架构V4版架构在V3版上作了进一步扩充,V4版架构是目前应用最广的ARM体系结构,ARM7、ARM8、ARM9和StrongARM都采用该架构。V4不再强制要求与26位地址空间兼容,而且还明确了哪些指令会引起未定义指令异常。指令集中增加了以下功能:符号化和非符号化半字及符号化字节的存/取指令;增加了T变种,处理器可工作在Thumb状态,增加了16位Thumb指令集;完善了软件中断SWI指令的功能;处理器系统模式引进特权方式时使用用户寄存器操作;把一些未使用的指令空间捕获为未定义指令ARM版本Ⅴ : V5版架构V5版架构是在V4版基础上增加了一些新的指令,ARM10和Xscale都采用该版架构。这些新增命令有:带有链接和交换的转移BLX指令;计数前导零CLZ指令;BRK中断指令;增加了数字信号处理指令(V5TE版); 为协处理器增加更多可选择的指令;改进了ARM/Thumb状态之间的切换效率;E---增强型DSP指令集,包括全部算法操作和16位乘法操作;J----支持新的JAVA,提供字节代码执行的硬件和优化软件加速功能。ARM版本Ⅵ : V6版架构V6版架构是2001年发布的,首先在2002年春季发布的ARM11处理器中使用。在降低耗电量地同时,还强化了图形处理性能。通过追加有效进行多媒体处理的SIMD(Single Instruction, Multiple Data,单指令多数据 )功能,将语音及图像的处理功能提高到了原型机的4倍。此架构在V5版基础上增加了以下功能:THUMBTM:35%代码压缩;DSP扩充:高性能定点DSP功能;JazelleTM:Java性能优化,可提高8倍;Media扩充:音/视频性能优化,可提高4倍

7,有协处理器和无协处理器

协处理器   一种芯片,用于减轻系统微处理器的特定处理任务。例如,数学协处理器可以控制数字处理;图形协处理器可以处理视频绘制。例如,intel pentium 微处理器就包括内置的数学协处理器。   协处理器可以附属于arm处理器。一个协处理器通过扩展指令集或提供配置寄存器来扩展内核处理功能。一个或多个协处理器可以通过协处理器接口与arm内核相连。   协处理器可以通过一组专门的、提供load-store类型接口的arm指令来访问。例如协处理器15(cp15),arm处理器使用协处理器15的寄存器来控制cache、tcm和存储器管理。   协处理器也能通过提供一组专门的新指令来扩展指令集。例如,有一组专门的指令可以添加到标准arm指令集中,以处理向量浮点(vfp)运算。   这些新指令是在arm流水线的译码阶段被处理的。如果在译码阶段发现是一条协处理器指令,则把 它送给响应的协处理器。如果该协处理器不存在,或不认识这条指令,则arm认为发生了未定义指令异常。这也使得编程者可以用软件来仿真协处理器的行为(使 用未定义指令异常服务子程序)。
协处理器 一种芯片,用于减轻系统微处理器的特定处理任务。例如,数学协处理器可以控制数字处理;图形协处理器可以处理视频绘制。如果没有协处理器,CPU在计算处理数据时会出现错误,有时情况很严重,一般的CPU都有协处理器

8,求助嵌入式 协处理器

特定处理任务协处理器(coprocessor),一种芯片,用于减轻系统微处理器的特定处理任务。例如,数学协处理器可以控制数字处理;图形协处理器可以处理视频绘制。例如,intel pentium 微处理器就包括内置的数学协处理器。内核相连协处理器可以附属于ARM处理器。一个协处理器通过扩展指令集或提供配置寄存器来扩展内核处理功能。一个或多个协处理器可以通过协处理器接口与ARM内核相连。协处理器可以通过一组专门的、提供load-store类型接口的ARM指令来访问。例如协处理器15(CP15),ARM处理器使用协处理器15的寄存器来控制cache、TCM和存储器管理。扩展指令集协处理器也能通过提供一组专门的新指令来扩展指令集。例如,有一组专门的指令可以添加到标准ARM指令集中,以处理向量浮点(VFP)运算。这些新指令是在ARM流水线的译码阶段被处理的。如果在译码阶段发现是一条协处理器指令,则把它送给相应的协处理器。如果该协处理器不存在,或不认识这条指令,则ARM认为发生了未定义指令异常。这也使得编程者可以用软件来仿真协处理器的行为(使用未定义指令异常服务子程序)。编辑本段超级CPU协处理器的消亡80486CPU之前有协处理器,提高浮点运算能力,那时cpu较弱才有的协处理器,现在速度是原来数百倍不止,pc机一般不存在协处理器了。ARM 微处理器ARM 微处理器可支持多达 16 个协处理器,用于各种协处理操作,在程序执行的过程中,每个协处理器只执行针对自身的协处理指令,忽略 ARM 处理器和其他协处理器的指令。ARM 的协处理器指令主要用于 ARM 处理器初始化 ARM 协处理器的数据处理操作,以及在ARM 处理器的寄存器和协处理器的寄存器之间传送数据,和在 ARM 协处理器的寄存器和存储器之间传送数据。 ARM 协处理器指令包括以下 5 条: — CDP 协处理器数操作指令— LDC 协处理器数据加载指令— STC 协处理器数据存储指令— MCR ARM 处理器寄存器到协处理器寄存器的数据传送指令— MRC 协处理器寄存器到ARM 处理器寄存器的数据传送指令ARM协处理器包括以下5条:CDP:协处理器数据操作指令。LDC:协处理器数据加载指令。STC:协处理器数据存储指令。MCR:ARM处理器寄存器到协处理器寄存器的数据传送指令。MRC:协处理器寄存器到ARM处理器寄存器的数据传送指令
嵌入式系统一般指非 pc 系统,有计算机功能但又不称之为计算机的设备或器材。它是以应用为中心,软硬件可裁减的,适应应用系统对功能、可靠性、成本、体积、功耗等综合性严格要求的专用计算机系统。简单地说,嵌入式系统集系统的应用软件与硬件于一体,类似于 pc 中 bios 的工作方式,具有软件代码小、高度自动化、响应速度快等特点,特别适合于要求实时和多任务的体系。嵌入式系统主要由嵌入式处理器、相关支撑硬件、嵌入式操作系统及应用软件系统等组成,它是可独立工作的“器件”。 嵌入式系统几乎包括了生活中的所有电器设备,如掌上 pda 、移动计算设备、电视机顶盒、手机上网、数字电视、多媒体、汽车、微波炉、数字相机、家庭自动化系统、电梯、空调、安全系统、自动售货机、蜂窝式电话、消费电子设备、工业自动化仪表与医疗仪器等。

文章TAG:ARM可以扩展的协处理器有多少个可以  扩展  协处理器  
下一篇