1,关于CPLD的

一般都是采用自顶向下的设计思路,设计成所需要的不同的功能的模块,然后进行原理图的连接,完全用VHDL语言的话,难度太大了。

关于CPLD的

2,关于CPLD的简单问题

不需要擦除工具,重新下程序后,新的程序覆盖掉原来的程序。完全可以,CPLD芯片一般至少可以擦除、烧写1万次以上。
虽然我很聪明,但这么说真的难到我了

关于CPLD的简单问题

3,怎么用一个烧录口给多个cpld烧程序

不可以,一个烧录口只能给一个CPLD烧录,亿普电子在烧录行业10余年的经验
xilinx,altera,lattice等公司都有自己的烧录软件,也都有自己的专用烧录器。一般不能混用。看看你用的cpld是那个公司出的,上该公司网站上看看吧。

怎么用一个烧录口给多个cpld烧程序

4,FPGACPLD的烧写次数有限制没

老式的CPLD如MAX7000系列等是有烧写限制的,大概在100次左右。新式的CPLD虽然号称次数增加了,但实际上由于其FLASH的工艺,可靠的烧写也是在100次左右。而FPGA却不一样,它是基于SRAM工艺的,几乎可以和你的内存是一样的读写次数寿命,对于编程修改这样的次数,几乎是没有限制的。
没有晶振可以正常烧写程序。但是程序不能运行。如果你的程序可以下进去,但是程序没有运行你看看,是不是晶振虚焊了~~~

5,FPGA里的EPCS1可烧写多少次

EPCS1实质上是一个flash,一般可烧写上万次。JTAG下载模式测试时采用 主动串行(AS)模式:EPCS1,Altera专用配置芯片,用于保存FPGA的配置信息。FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
EPCS1就是一般的E2PROM芯片,理论烧写次数大概为一万次,实际上可能要少于这个数。烧写次数过多,寿命耗尽,即便是能烧写进去,FPGA读取出来的数据也可能出错了。
EPCS1实质上是一个flash,一般可烧写上万次的,研发的不用太在意烧写次数的,绝对够你用。说明:JTAG下载模式测试时采用 主动串行(AS)模式:EPCS1,Altera专用配置芯片,用于保存FPGA的配置信息。
一、s1接口用户平面(enodeb——s-gw)  s1用户面接口(s1-u)是指连接在enodeb和s-gw之间的接口, s1-u接口提供enodeb和s-gw之间用户平面pdu的非保障传输。s1接口用户平面协议栈如上图所示,传输网络层建立在ip层之上,并且位于udp/ip 之上的gtp-u 用于在enodeb和s-gw之间传输用户平面pdu。  二、s1接口控制平面(enodeb——mme)  在ip传输层,点对点传输被用于传送信令pdu。每个s1-mme接口实例都关联一个单独的sctp,与一对流指示标记作用于s1-mme 公共处理流程中。只有很少的流指示标记作用于s1-mme 专用处理流程中。  mme分配的针对s1-mme 专用处理流程的mme通信内容指示标记,以及enodeb分配的针对s1-mme 专用处理流程的enodeb通信内容指示标记,都应当对特定ue的s1-mme信令传输承载进行区分;通信内容指示标记在s1-ap消息中单独传送。  附:  sctp(stream control transmission protocol)—流控制传输协议:是一种可靠的传输协议,它在两个端点之间提供稳定、有序的数据传递服务(非常类似于 tcp),并且可以保护数据消息边界(例如 udp)。然而,与 tcp 和 udp 不同,sctp 是通过多宿主(multi-homing)和多流(multi-streaming)功能提供这些收益的,这两种功能均可提高可用性 。

文章TAG:cpld能烧录多少次cpld  烧录  多少  
下一篇