1,7个具有计数功能的t触发器属于几分频电路

把这七个触发器串联起来构成分频器电路,其分频系数为2的7次方,即128分频。

7个具有计数功能的t触发器属于几分频电路

2,将31500HZ脉冲信号分频成60HZ脉冲信号的计数电路中最少要几个

31500/60=5252^9<525<2^10因此,至少需要10个触发器,除了触发器之外,还需要译码电路。
任务占坑

将31500HZ脉冲信号分频成60HZ脉冲信号的计数电路中最少要几个

3,每输入1021个脉冲分频器能输出一个脉冲二进制需要多少个触发器

如果要做1021分频的话,需要10个触发器来保存分频过程中的计数值。因为2^9=512,9位二进制计数不到1021;2^10=1024>1021,所以需要10个触发器。
同问。。。

每输入1021个脉冲分频器能输出一个脉冲二进制需要多少个触发器

4,如何用触发器实现20分频要用到多少个触发器

用5个就可以了,20小于2^5,触发器输出19的时候,同时进行置零
把d触发器的d,和该d触发器自身的/q连上,这时,其q和cp的波形,就是2分频关系。 用3个d触发器,级连,就是一个8分频器。

5,触发器做三分频 五分频电路 怎么做

使用74LS90或74ls290,当R0(1)、R0(2)均为“1”;S9(1)、S9(2)中有“0”时,实现异步清零功能,即QD(Q3),QC(Q2),QB(Q1),QA(Q0)=0,0,0,0。当S9(1)、S9(2)均为“1”;R0(1)、R0(2)中有“0”时,实现置9功能,即QD(Q3),QC(Q2),QB(Q1),QA(Q0)=1,0,0,1。 那么很简单了,信号接入cp1(选择5进制计数器,q3q2q1表示5进制计数器计算出来的值),同时信号也接入cp0(使q0成为二进制计数器),当来第一次脉冲的下降沿时,74ls90的q3q2q1状态为001,q0状态为1.把q0接S9(1)、q1接S9(2).把R0(1)接地,R0(2)接地.使第二次脉冲的下降沿时实现置9功能,此时状态QD(Q3),QC(Q2),QB(Q1),=1,0,0.观察可知按照二进制的100等于4.此时QA(Q0)=1。观察可知QD(Q3),QC(Q2),QB(Q1),QA(Q0)=1,0,0,1按照二进制的1001等于9,第三次脉冲的下降沿时,74ls90的q3q2q1q1q0状态为0,0,0,0,(参考74ls290真值表)那么第四个脉冲的下降沿到来时q3q2q1q0状态为0,0,1,1第五次1001第六次0000第七次0011.以下以此循环.好了,很明显每三次高电平输入cp1和cp0,q3就能输出了1次(第2次)高电平,q3刚好是三进制计数器,那么q3也就是三分频器了(注意:假设输入信号的高低电平的占空比为50%,q3输出的占空比只有33.333%,即1/3)5分频就更简单了,把S9(1)接地、S9(2)接地.把R0(1)接地,R0(2)接地.信号接入cp1(选择5进制计数器)很明显每5次高电平输入cp1,q3就能输出了1次(第4次)高电平,q3刚好是五进制计数器,那么q3也就是五分频器了(注意:假设输入信号高低电平的占空比为50%,q3输出的占空比只有20%,即1/5)
这个用到触发式计数器啊,和VCO或其他振荡器级联使用

文章TAG:分频电路分频电路  电路  需要  
下一篇